La CPU SH2 del SH7018F ofrece dieciséis registros generales de 32 bits, un multiplicador incorporado y ôpipelineö de 5 etapas, que permite conseguir prestaciones de 20MIPS Dhrystone a frecuencia de 20 MHz (tiempo de ciclo de instrucción de 50ns). Con 160 Kbytes de memoria Flash de alta velocidad y alimentación única incorporada en el chip, la CPU puede ejecutar instrucciones sin estados de espera. La Flash está dividida en 11 bloques (ocho bloques de 4K, dos de 32K y uno de 64K), que pueden ser borrados y programados de forma independiente.
El conjunto de periféricos incluye una unidad de temporizador (MTU) de 16 bits de tres canales, contador de 16 bits adicional (CMT), temporizador de intervalos (TIM2) de 8 bits, watchdog, USART y Conversor Análogo-Digital (ADC). Se dispone también un máximo de 62 patillas de E/S más ocho de sólo entrada, de los cuales algunos permiten generar una interrupción externa. Diecisiete de las patillas de E/S funcionan a 5V, mientras que la lógica y las otras E/S funcionan a 3.3V.
El SH7018F ya est disponible en encapsulado Thin Quad Flat Package de 100 patillas. Viene con el soporte del emulador in-circuit E6000 de Hitachi (E67010), que se entrega con el software de depuraci¢n Hitachi-User Debug Interface (HDI). El onico hardware adicional requerido es la sonda de prueba que est tambi’n disponible. El Compilador C SH de Hitachi puede pedirse con la referencia S32HEWMCSSH-1 (una licencia) y viene con un moderno GUI (Graphic User Interface) sobre Windows denominado ‘Hitachi Embedded Workshop’ (HEW).